AMD Zen4c霄龍細(xì)節(jié)首曝:128核心256線程碾壓所有!升級4nm
AMD將于北京時間6月14日1點舉辦新品活動,預(yù)計正式發(fā)布代號Bergamo的全新霄龍?zhí)幚砥鳎?采用特殊的Zen4c架構(gòu)。
屆時,將為大家?guī)憩F(xiàn)場一手報道。
AMD已經(jīng)在去年11月發(fā)布了代號Genoa的霄龍9004系列,升級5nm工藝、Zen4架構(gòu)、96核心192線程、12通道6TB DDR5-4800內(nèi)存、160條PCIe 5.0總線通道。
Bergamo使用的Zen4c核心可以視為Zen4的精簡版,IPC性能、ISA指令集完全相同,只是重新布局,面積更小,最多做到128核心256線程,繼續(xù)支持12通道DDR5內(nèi)存、PCIe 5.0通道,接口和平臺兼容Zen4。
根據(jù)最新曝光的信息,Zen4c霄龍內(nèi)部包含一顆IOD、八顆CCD,相比于Zen4霄龍少了四個CCD。
IOD還是6nm制造,規(guī)格也不變,CCD則升級為4nm,每顆核心數(shù)從8個翻番到16個,并分為兩組CCX,每組CCX 8個核心、16MB三級緩存。
Zen3開始,CCD改為一體化,所有核心共享三級緩存,但是在Zen4c上,又回到了Zen、Zen2的布局,顯然是為了容納更多核心做的妥協(xié)。
單個CCD面積為72.7平方毫米,相比Zen4霄龍的66.3平方毫米增加了9.7%,不過單個核心面積從3.84平方毫米縮小為2.48%,幅度多達(dá)35.4%。
其他諸如前端、非核心、執(zhí)行單元、FPU浮點單元等模塊也都縮小了40%上下。
二級緩存SRAM單元保持不變,因為每個核心還是獨享1MB,合計最多128MB,相比Zen4霄龍多了32MB。
一級緩存也不變,每核心32KB指令緩存、32KB數(shù)據(jù)緩存,但因為核心數(shù)多了,總量從6MB增加到8MB。
三級緩存則是每顆CCD 32MB,合計256MB,相比Zen4少了128MB。
內(nèi)存、PCIe也確認(rèn)完全不變,前者還是12通道DDR5-4800,帶寬460.8GB/s,后者是128條。
Zen4c霄龍也將會命名為霄龍9004系列,目前只知道兩款型號。
霄龍9754是滿血版本,核心頻率2.25-3.1GHz,相比于Zen4 96核心的霄龍9654分別低了150MHz、600MHz,而熱設(shè)計功耗保持不變,默認(rèn)還是360W,最高可配置為400W。
霄龍9734精簡到112核心224線程、112MB二級緩存,三級緩存不變還是256MB,核心頻率略微降至2.2-3.0GHz,默認(rèn)熱設(shè)計功耗也降至340W。
Zen4霄龍的對手,將是Ampere、NVIDIA、亞馬遜等廠商的眾多Arm架構(gòu)產(chǎn)品,以及Intel計劃明年推出的Sierra Forest(144個純小核),至少在規(guī)格上可以輕松碾壓它們2。
最后暢想一下,如果增加到同樣的十二顆CCD,Zen4c霄龍完全可以做到192核心384線程……